產(chǎn)品搜索
M8121A 支持?jǐn)?shù)據(jù)流傳輸?shù)膶拵?12 GSa/s 光數(shù)據(jù)接口(ODI)模塊化任意波形發(fā)生器,垂直分辨率高達(dá) 14 位,無(wú)雜散動(dòng)態(tài)范圍(SFDR)高達(dá) -90 dBc。
支持?jǐn)?shù)據(jù)流傳輸?shù)?12 GSa/s 任意波形發(fā)生器 功能 支持?jǐn)?shù)據(jù)流傳輸?shù)某咝阅苋我獠ㄐ伟l(fā)生器,采樣率高達(dá) 12 GSa/s 能夠以全速率、無(wú)間隙地傳輸兼容的存儲(chǔ)設(shè)備、DSP、數(shù)字化儀或定制硬件中的原始或 I/Q 樣本 一個(gè) 2U AXIe 模塊可提供*多 2 個(gè)通道,通過(guò)外部計(jì)算機(jī)或 AXIe 系統(tǒng)控制器進(jìn)行控制 1 或 2 通道任意波形發(fā)生器模塊,具有 14 位分辨率,8 GSa/s 采樣率 12 位分辨率,12 GSa/s 采樣率 1 GSa/s 至 8 或 12 GSa/s 的可變采樣率 高達(dá) 5 GHz 的模擬帶寬 高達(dá) -90 dBc 典型值的無(wú)雜散動(dòng)態(tài)范圍(SFDR) 高達(dá) -72 dBc 典型值的諧波失真(HD) 內(nèi)部寬帶時(shí)鐘合成器,可選配低相位噪聲時(shí)鐘輸入 是德科技專有的 ASIC 可選配實(shí)時(shí)數(shù)字信號(hào)處理功能,執(zhí)行數(shù)字上變頻至 IF1 性能 分辨率設(shè)為 12 位時(shí),采樣率高達(dá) 12 GSa/s 分辨率設(shè)為 14 位時(shí),采樣率高達(dá) 8 GSa/s 模擬帶寬高達(dá) 5 GHz 在 100 MHz 時(shí)擁有 -90 dBc 無(wú)雜散動(dòng)態(tài)范圍(SFDR) 光數(shù)據(jù)接口 2 個(gè) 160 Gb/s 光數(shù)據(jù)流接口 支持將兼容的存儲(chǔ)器、數(shù)字信號(hào)處理(DSP)器件、數(shù)字化儀或定制硬件中的樣本以全速率、無(wú)間隙地傳輸?shù)?M8121A 同步輸入可實(shí)現(xiàn)確定性延遲,例如從數(shù)字化儀輸入到 M8121A 輸出 兩個(gè)輸出路徑可用于不同的應(yīng)用 直接數(shù)字到模擬轉(zhuǎn)換器(DAC)經(jīng)過(guò)優(yōu)化,可實(shí)現(xiàn)更佳的無(wú)雜散動(dòng)態(tài)范圍(SFDR)和高階諧波(HD) SFDR 高達(dá) -90 dBc(典型值),fout = 100 MHz,測(cè)量范圍為直流至 2 GHz 幅度:350 mVpp 至 700 mVpp,偏置:–20 mV 至 +20 mV 差分輸出 直流耦合放大器選件 幅度:500 mVpp 至 1.0 Vpp;(通過(guò)重復(fù)編程,*低可達(dá)到 150 mV) 輸出電壓窗口:–1.0 V 至 +3.3 V 差分輸出 M8192A 多通道同步模塊 可對(duì)多達(dá) 6 個(gè) M8121A 模塊(即 12 個(gè)通道)進(jìn)行相位相干同步 1 路觸發(fā)輸入可以觸發(fā)多達(dá) 6 個(gè) M8121A 模塊,實(shí)現(xiàn)確定性延遲 能夠以 50 fs 的延遲分辨率,對(duì)任意兩個(gè)通道之間的偏移進(jìn)行調(diào)整 1U AXIe 模塊有利于實(shí)現(xiàn)**口密度 M8121A 擁有杰出的信號(hào)性能、大帶寬和無(wú)限回放時(shí)間等獨(dú)特優(yōu)勢(shì)。 M8121A 可以通過(guò)一個(gè)速率高達(dá) 160 Gb/s 的光數(shù)據(jù)接口,從兼容的存儲(chǔ)設(shè)備、DSP 模塊、數(shù)字化儀或定制硬件中接收實(shí)數(shù)或復(fù)數(shù)樣本。 M8121A 內(nèi)核 ASIC 還內(nèi)置了一個(gè)數(shù)字上變頻引擎。
蘇公網(wǎng)安備 32050802010778號(hào)