產(chǎn)品搜索
去加重技術(shù)適合在以千兆位數(shù)據(jù)速率傳輸數(shù)字電信號(hào)的過程中使用。去加重是一個(gè)信號(hào)預(yù)失真,旨在補(bǔ)償在 PC 電路板軌跡、背板或長電纜上以千兆位速率傳輸電信號(hào)時(shí)引起的信號(hào)質(zhì)量下降。鑒于下一代串行總線標(biāo)準(zhǔn)的速度將超過 5 Gb/s,工程師將需要進(jìn)行復(fù)雜的去加重和多分接有限脈沖響應(yīng)(FIR)過濾。 許多常見的高速數(shù)字接口都使用去加重技術(shù),例如 PCI Express®、SATA、USB3、QPI、HyperTransport、IEEE 802.3 背板(10GBASE-KR、40GBASE-KR4)。
全新 N4916B 去加重信號(hào)轉(zhuǎn)換器使研發(fā)和測試工程師能夠**地仿真發(fā)射機(jī)去加重。
N4916B 可使用 1 個(gè)前光標(biāo)(pre-cursor)和 2 個(gè)后光標(biāo)(post-cursor)仿真發(fā)射機(jī)去加重,并獨(dú)立調(diào)節(jié)高達(dá) 12.0 dB 的去加重電平。通過直流耦合,它能夠容忍訓(xùn)練序列中常出現(xiàn)的非平衡碼型流。當(dāng)使用數(shù)據(jù)和時(shí)鐘信號(hào)上的抖動(dòng)進(jìn)行激勵(lì)時(shí),N4916B 不會(huì)對(duì)抖動(dòng)造成影響,能夠仿真期望接收機(jī)會(huì)容忍的真實(shí)去加重和抖動(dòng)條件。去加重還可補(bǔ)償由電纜、夾具或測試儀中的測試電路板引起的失真,從而獲得更**的器件表征結(jié)果。
時(shí)鐘倍頻器選件可使用半速率時(shí)鐘對(duì)器件進(jìn)行誤碼計(jì)數(shù)和誤碼分析。要使用 J-BERT N4903A/B 的誤碼、眼圖或抖動(dòng)分析功能,則需要使用全速率時(shí)鐘。
PCIe 是 PCI-SIG 的商標(biāo),PCI Express 是 PCI-SIG 的注冊(cè)商標(biāo)
蘇公網(wǎng)安備 32050802010778號(hào)